Au sein d’une équipe d’ingénieurs expérimentés dans leur domaine, vous travaillerez sur l’activité DFT sous la responsabilité du responsable DFT.
Vous aurez notamment comme missions :
– Implémentation DFT au niveau SoC incluant Logique, Mémoires, Fonction Analogique
Vérification des structures DFT au niveau RTL et porte
-Vérification spécifique aux tests et une analyse de couverture des structures DFT au niveau RTL et au niveau Netlist
– Vérification d l’implémentation du DFT avant la mise en production
– Collaboration avec les équipes RTL, numériques/analogiques, de vérification et d’implémentation physique pendant la mise en œuvre
– Génération et test de tests de production.
– Support à la mise en œuvre des tests de production.
De formation Ingénieur ou Bac+5 en Microélectronique, génie électrique, en génie informatique, électrotechnique et électronique ou dans un domaine équivalent.
Vous avez entre 5 et 10 ans d’expérience en design avec une spécialisation en DFT.
Vous maitrisez la conception, vérification et flux d’implémentation de SoC et IP DFT pour un temps de test minimum.
Vous réalisez du développement d’infrastructure DFT et utilisez des outils tels que Tessent.
Bonnes connaissances :
– des outils de DFT (Scan, MBIST,…)
– en scripting
– architecture de SoC et protocole AMBA
Nous attendons que vous soyez curieux, communicant et proactif avec toute l’équipe de développement SoC.
Le poste est basé dans la Technopôle de Sophia-Antipolis (06), mais est ouvert pour un organisation en total télétravail à distance.
© 2024 SERMA GROUP – Mentions Légales – Politique de protection des données
Download the SERMA training catalog
Télécharger le catalogue de formation SERMA